Creative Commons Attribution-NonDerivs 3.0 GermanyFey, Dietmar2025-11-062025-11-062025-11-06https://oa.tib.eu/renate/handle/123456789/25693https://doi.org/10.34657/24710Das übergeordnete Ziel des Projekts bestand in der Entwicklung einer Entwurfsmethodik für energiesparsame digitale KI-Chips, die mit eingebetteten nichtflüchtigen Speicherelementen ausgestattet sind. Diese Methodik sollte anschließend prototypisch anhand drei konkreter Anwendungsfälle (Use-Cases) validiert werden. Das Projekt knüpft direkt an die Hauptinnovation des Vorgängerprojekts „LO3-ML“ aus dem Sprunginnovationswettbewerb „Energieeffizientes KI-System“ an. Dessen zentrale Errungenschaften – namentlich die Entwicklung von datenflussorientierten Rechnerarchitekturen in Kombination mit einem verteilten, nicht-flüchtigen Gewichtsspeicher und der Nutzung stark quantisierter (ternärer) Gewichte – sollten aufgegriffen und methodisch systematisch weiterentwickelt werden. Aus diesem Gesamtziel wurden zwei konkrete Teilziele abgeleitet: Entwicklung eines Entwicklungsframeworks: Es sollte ein Framework geschaffen werden, das unter Nutzung eines Baukastens aus konfigurierbaren Hardware-Bausteinen und verschiedenen Optimierungsalgorithmen automatisch eine möglichst energieeffiziente Rechnerarchitektur für eine gegebene KI-Anwendung generiert. Prototypische Umsetzung einer optimierten Architektur: Basierend auf den Methoden des Entwicklungsframeworks sollte ein realer Chip (ASIC) entworfen und gefertigt werden. Dieser Prototyp musste in der Lage sein, drei unterschiedliche Applikationen zu bedienen: die Analyse von EKG-Daten, prädiktive Instandhaltung und Radarsignalverarbeitung.gerhttps://creativecommons.org/licenses/by-nd/3.0/de/000 | Informatik, Information und Wissen, allgemeine WerkeKI-Prozessoren mit nichtflüchtigen Speichern für quantisierte Synapsen von neuronalen Netzen - Pilot-Inno LODRICReport2, 7 SeitenAbschlussbericht