Read-SEA - Netztechnologie für neuartige Architekturen des zukünftigen Supercomputings
Date
Authors
Volume
Issue
Journal
Series Titel
Book Title
Publisher
Link to publishers version
Abstract
Im RED-SEA-Projekt („RED-SEA – Network Solution for Exascale Architectures“) wurden maßgebliche Beiträge zur Weiterentwicklung und Integration einer europäischen Netzwerktechnologie für kommende Exascale-HPC-Systeme geleistet, wobei der Fokus insbesondere auf der nächsten Generation des Bull eXascale Interconnect (BXI) lag. Die ursprüngliche Aufgabenstellung von RED-SEA als Gesamtprojekt war es, den Auf- und Ausbau eines europäischen Ökosystems für Exascale-fähiges High-Performance Computing (HPC) auf der Netzwerkseite durch die Entwicklung, den Einsatz und die Erweiterung europäischer Technologien zu stärken. Das Teilvorhaben von EXTOLL hatte als Hauptziel die Entwicklung einer 100G Ethernet-MAC- und PCS-Komponente, welche sowohl für ASICs als auch potentiell für FPGA-Prototypen geeignet ist. Ein wichtiges Ziel war dabei die Erreichung einer niedrigen Latenz des MAC/PCS besonders für den ASIC-Fall. Neben der Entwicklung der Architektur, Implementierung beider Varianten in Verilog RTL gehörten auch Verification und die erfolgreiche Synthese mit Timing Closure zu den Ergebnissen (WP2, T2.5). Weiterhin hat EXTOLL auch im Task 2.6 mitgearbeitet, wo es unter anderem um die funktionale Validierung der entwickelten IP ging durch Implementierung auf einem FPGA.
Datei-Upload durch TIB
